V konkrétních číslech dokáže dekódovat buď video v rozlišení 3840 x 2160 při 30 sn/s, označované také jako 4K, nebo 3D video v plném Full HD rozlišení 1920x1080 bodů při 60 sn/s. Dekódovat dokáže formáty H.264, MPEG-1/2 nebo VC1 a poradí si i s obrázky ve formátu JPEG. Navíc dokáže dekódovat až 16 streamů najednou. Jak je to ale řešeno a v jakém rozlišení se neuvádí. Možné je, že se tento core může implementovat vícekrát v jednom čipu a tím se zaručí dekódování více streamů.

IP core dostál název CineramIC a lze ho implementovat do dnešních FPGA čipů, výrobce bude mít prezentaci pomocí Altera Stratix IV GX na veletrhu CES 2010, konající se v polovině ledna.
Zdroj: Silicon Image

IP core dostál název CineramIC a lze ho implementovat do dnešních FPGA čipů, výrobce bude mít prezentaci pomocí Altera Stratix IV GX na veletrhu CES 2010, konající se v polovině ledna.
Zdroj: Silicon Image